N32926U1DN

  • 概觀
  • 資源
  • 購買管道

N32926U1DN是專門為了加速影像和聲音串流效能所設計出來的晶片,使用於雲端多媒體串流的應用。影像串流主要是使用硬體的H.264 編解碼器和MJPEG編解碼器,聲音串流則是使用AAC加速器和聲音處理單元,有效提升了效能並降低了CPU的負載和功耗電。

N32926U1DN是基於ARM926EJ-S CPU核心所開發,整合了硬體H.264 編解碼器、乙太網路MAC、硬體JPEG解編碼器、CMOS攝像頭介面、32 通道的聲音撥放單元、ADC、DAC和TV編碼器以滿足各式各樣的應用需求,同時減少生產物料成本。ARM926@240MHz、DDR2、H.264編解碼器、AAC加速器、SDIO Host控制器和USB 2.0高速Host及Device的組合使得N32926U1DN成為串流裝置的最佳選擇。

N32926U1DN使用了Linux作業系統,方便驅動程式和應用軟體的的移植和開發,像是WiFi和瀏覽器等。另一方面,開源碼使得產品開發更有彈性。新唐持續於Linux的優化,提供客戶高成本效益,高效能的 影音串流參考方案。另外,合作廠商的USB和SDIO WiFi模組被整合進來搭配一些裝置做WiFi串流應用,像是智慧型手機、平板、筆記型電腦或智慧型電視等。

N32926U1DN的最高顯示解析度是D1(720x480)的電視輸出或 1024x768 的TFT LCD輸出。影像串流的應用愈來愈普及,解析度也愈來愈高,H.264的高壓縮比是在有限頻寬下的最佳選擇 。在WiFi、乙太網路或自訂的RF應用方面,N32926U1DN定位在最佳成本效益的 影音串流市場。在自訂的2.4GHz應用方面,提供了硬體CRC產生器和檢查引擎,可以降低CPU的負載和功耗,另外,Scrambler、Inter-lever、Reed-Solomon編解碼和Convolutional編解碼等硬體通道編碼引擎的整合,可以協助讓雍塞的2.4GHz頻帶上的影音串流傳輸更為穩定順暢。

為了降低系統設計的複雜度和降低製造成本,N32926U1DN使用了 128-pin LQFP的多晶片封裝,晶片內部堆疊了16Mx16 DDR2,可減少許多系統設計的精力,像是EMI和雜訊問題的處理上。N32926U1DN系統設計的好處是可以使用 2 層PCB並減少阻尼電阻器及EMI抑制元件的使用,進而降低製造成本。

規格資料

  • 規格資料

  • 名稱 版本 更新 下載
  • N3292x Data Sheet - A3 (web) 3.0  2014/03/05
  • 線上訓練

  •   名稱 日期 線上認證
  • 2017新唐科技NuMicro微控制器新產品與應用研討會_基於Arm Mbed之物聯網全面解決方案&NuMicro創新方案 2017/12/01

分享

與您的朋友分享,好友email:*
電子郵件*
姓名*
驗證碼*
Part No. Check Disty Raw NAND I/F, ECC bits NAND Flash, No. of ECC bits CPU Max Speed I Cache D Cache SRAM Stacked SDRAM (bit) SPI Flash I/F SD / SDIO 1.1 Host (12 Mbps) USB 2.0 Host (480 Mbps) Device (FS / HS) 2D GFX JPEG Codec Video Codec RGB Color (bits) Max. Resolution SAR ADC 24-bit Σ-Δ ADC ADC for MIC Input Touch Panel (Wire) Stereo DAC (bits) JTAG Ethernet 10/100 MAC CMOS Sensor1 GPIO (Max) UART I2C SPI RTC PWM TV Output I2S Core Voltage (V) I/O Voltage (V) Package Status I/O I2S/ AC97 ADC Operating Temp. Range (°C ) SDRAM NOR Flash SPI Flash, No. of I/O Pins ATAPI USB 2.0 HS Device 2D Graphics TFT LCD Speed (Samples per second) Touch Screen Controller LVD/LVR External Bus Interface KPI PS2 PCI Master
N32926U1DN Check Disty 24   926 240 MHz 8K 8K 8K 32Mx16 DDR2 Y 3(two hardware host controllers) 1 1 HS   Y H.264 Codec MJPEG Codec 24 XGA(1024 x 768) Y(supports 12-bit SARADC)   Y(support optional channel for audio line-in) 4/5 16 Y Y Y(CCIR601 / CCIR656 I/F, 3M pixel) 80 2 1 2(Only one hardware SPI controller to support two SPI device with two chip selection signals) Y 4 Y Y 1.2 3.3 LQFP-128 (MCP) Mass Production                                    

使用者回饋

請為我們的網站評分
電子郵件
姓名*
驗證碼*

微信扫一扫,关注新唐MCU。

登入「個人專區」

登入後,您可取得文件進版通知。
如果您不想登入,請點選「直接下載」。