Charakteristische Produkte

Charakteristische Applikationen

N32905U1DN

  • Übersicht
  • Ressourcen
  • Kaufen

Das N32905U1DN ist im ARM926EJ-S CPU-Kern eingebaut und im JPEG-Codec, der CMOS-Sensorschnittstelle, dem 32-Kanal-Soundprozessor (SPU), im ADC und DAC integriert, um unterschiedlichen Anwendungsbedarf zu decken und Stücklistenkosten einzusparen.  Die Kombination aus ARM926 mit 200 MHz, synchronem DRAM, 2D BitBLT-Beschleunigung, CMOS-Bildsensorschnittstelle, LCD-Bildschirmschnittstelle, USB 1.1 Host- & USB 2.0 HS-Gerät macht das N32905U1DN zur optimalen Wahl für LCD-ELA-Geräte.

Die maximale Auflösung für das N32905U1DN beträgt VGA (640x480) auf einem TFT-LCD-Bildschirm. Die 2D BitBLT-Beschleunigung sorgt mittels schnellerer Grafikberechnungen für eine reibungslose Bildwiedergabe und entlastet die CPU, um Energie zu sparen.

Das N32905U1DN ist für Anwendungen, die Bitmap-Grafiken in großem Ausmaß einsetzen oder eine CMOS-Bildsensor-Schnittstelle (CIS) benötigen, in Bezug auf Kosten/Leistung gut aufgestellt.

N32905U1DN ist für Anwendungen im Linux-Betriebssystem bestimmt und macht sich die Treiberfähigkeiten von sich entwickelnden Funktionalitäten, z. B. Wi-Fi, Browser usw., zu Nutze. Andererseits bietet die Open Source-Code-Umgebung der Produktentwicklung auch mehr Flexibilität.

Um den unterschiedlichen Anforderungen an Stücklistenkosten für das gesamte System gerecht zu werden, wird DRAM in unterschiedlicher Größe zusammen mit dem N3290x Haupt-SoC als Stack in einem Modul untergebracht, nämlich dem Multi-Chip-Modul (MCP).  Das N32905U1DN wurde speziell mit dem 128-pol. Das 16Mbitx16 SDRAM befindet sich als Stack im MCP des N32905U1DN, um höhere Leistung zu gewährleisten und den Aufwand beim Systemdesign zu minimieren, wie z. B. elektromagnetische Störung & Rauschkopplung.  Die gesamten Stücklistenkosten konnten durch Einsatz einer 2-lagigen Leiterplatte nebst Wegfall von Dämpfungswiderständen, Bauteilen zur Verhinderung von elektromagnetischer Störung usw. gesenkt werden. Die Vorteile beschränken sich dabei nicht nur auf weniger Platz für Leiterplatten, einer kürzeren Anlaufzeit und einer höheren / beständigen Produktionsausbeute.

Datenblatt

  • Datenblatt

  • Dateiname Version Aktualisieren Herunterladen
  • N3290x Data Sheet revision A5.1 5.1  2014/03/05
  • Entwicklungswerkzeug

  • Dateiname Version Aktualisieren Herunterladen
  • NuMaker_NuWicam V1.0  2016/10/03
  • Online-Training

  •   Name Datum Online-Zertifikat
  • 2017新唐科技NuMicro微控制器新產品與應用研討會_基於Arm Mbed之物聯網全面解決方案&NuMicro創新方案 2017/12/01

Teilen

Geben Sie die E-Mail-Adresse, die Sie teilen wollen, ein.*
E-Mail*
Name*
Validierungscode*
Part No. Check Disty Raw NAND I/F, ECC bits NAND Flash, No. of ECC bits CPU Max Speed I Cache D Cache SRAM Stacked SDRAM (bit) SPI Flash I/F SD / SDIO 1.1 Host (12 Mbps) USB 2.0 Host (480 Mbps) Device (FS / HS) 2D GFX JPEG Codec Video Codec RGB Color (bits) Max. Resolution SAR ADC 24-bit Σ-Δ ADC ADC for MIC Input Touch Panel (Wire) Stereo DAC (bits) JTAG Ethernet 10/100 MAC CMOS Sensor1 GPIO (Max) UART I2C SPI RTC PWM TV Output I2S Core Voltage (V) I/O Voltage (V) Package Status I/O I2S/ AC97 ADC Operating Temp. Range (°C ) SDRAM NOR Flash SPI Flash, No. of I/O Pins ATAPI USB 2.0 HS Device 2D Graphics TFT LCD Speed (Samples per second) Touch Screen Controller LVD/LVR External Bus Interface KPI PS2 PCI Master
N32905U1DN Check Disty None 15   926 200 MHz 8K 8K 8K 16Mx16 DDR Y 3(one hardware host controller) 1   HS   Y MJPEG Codec(Motion JPEG Codec, VGA 30fps) 18 VGA(640x480) Y   Y 4 16 Y   Y(CCIR601 / CCIR656 I/F, 2M pixel) 64 2 Y 2(Only one hardware SPI controller to support two SPI device with two chip selection signals) Y 4   Y 1.8 3.3 LQFP-128 (MCP) Mass Production                                    

Rückmeldung des Benutzers

Bitte bewerten Sie unsere Website
eMail
Name*
Validierungscode*

微信扫一扫,关注新唐MCU。

Anmelden bei My Nuvoton

So bleiben Sie über Änderungen an Dokumenten, die Sie herunterladen, informiert.
Wollen Sie sich nicht anmelden, schließen Sie einfach diese Seite und gehen direkt zu den Downloads.